# 一种具有 750mA 输出电流,双模式 PWM/PFM 控制的高效率直流-直流降压转换器\*

## 陈东坡\* 何乐年 严晓浪

(浙江大学超大规模集成电路研究所,杭州 310027)

**摘要:**提出了一种输出电流可达 750mA,脉宽调制(PWM)和变频调制(PFM)双模式控制的,高效率、高稳定性直流-直流 降压转换器.该转换器在负载电流大于 80mA 时,采用开关频率为 1MHz 的 PWM 工作模式;在负载电流小于 80mA 时,采 用开关频率减小和静态电流降低的 PFM 工作模式,实现了在整个负载电流变化范围(0.02~750mA)内,转换器均保持高 效率.而且采用一种快速响应的电压模式控制结构,达到了优异的线性和负载调整特性.芯片采用 CSMC 公司 0.5μm CMOS 2P3M 混合信号工艺物理实现.测试结果表明,该电路可根据负载的变化在 PWM 和 PFM 模式下自动切换.最大转 换效率达 96.5%;当负载电流为 0.02mA 时,转换效率大于 55%.该芯片特别适合电池供电的移动系统使用.

关键词: DC-DC 转换器;降压转换器;脉宽调制;变频调制;高效率 EEACC: 1205;1210 中图分类号: TN432 文献标识码: A 文章编号: 0253-4177(2008)08-1614-06

## 1 引言

DC-DC 变换器已广泛应用于移动电子系统中,如 移动通信终端、便携式电脑、PDA 等. 随着移动设备功 能的增加,功耗也相应快速上升,而电池技术在短期内 很难有大的突破.因此如何提高输出电流,提高转换效 率成为 DC-DC 转换器芯片设计中的关键问题<sup>[1~7]</sup>.另 外,移动设备特别是移动通信终端,负载电流变化大,从 μA级到A级.为了提高电池的使用时间,提高待机时 间,需要一种能在宽负载电流变化范围内保持高效率的 DC-DC转换器芯片<sup>[2]</sup>.传统的 PWM 控制在固定频率 下工作,当负载电流变小至接近芯片的静态功耗时,其 转换效率大幅降低.为了提高在小负载电流下的转换效 率,PFM 模式控制被提出.为了在宽负载电流范围内保 持高效率,可以使用 PWM 和 PFM 双模式控制<sup>[2~4]</sup>. PWM 模式在较大负载电流时具有高效率; PFM 模式在 较小负载电流时能保持较高的转换效率.但是传统的设 计方法是单独设计 PWM 和 PFM 环路,芯片在两个模 式之间切换需要借助外加控制端口,并结合系统工作状 态进行切换<sup>[2~4]</sup>.本文提出了一种 PWM/PFM 双模式 控制的 DC-DC 降压转换器芯片,其最大的输出电流可 达 750mA. 该芯片可以根据负载的变化在 PWM 和 PFM 模式之间自动切换,而无需外加控制端口.该芯片 采用 CSMC 公司 0.5µm CMOS 2P3M 混合信号工艺物 理实现.测试结果表明,在0.02~750mA负载电流变化 范围内,该芯片的最大效率可达 96.5%. 在 0.02mA 轻 载下,转换效率大于55%.

## 2 电路设计

#### 2.1 系统结构

图 1 所示为本文提出的双模式 DC-DC 转换器芯片和片外电路的结构框图.虚线部分中的电感 L 和电容  $C_L$ 构成片外的低通滤波器(LPF),与  $R_{\rm FI}$ 和  $R_{\rm E2}$ 构成反 馈网络.软启动(softstart)、振荡器(OSC)、电压基准 (bandgap)为芯片内部的外围电路.环路补偿(loop compensation)、跨导放大器(GM)、三角波发生器 (swath generator)、PWM 比较器(PWM comparator)、 控制逻辑与驱动缓冲器(control logic and driver buffer)、功率管 S<sub>P</sub>和 S<sub>N</sub>共同构成核心的 PWM/PFM 控制 环路.电流限制比较器(current limit comparator)、模 式跳转比较器(skip comparator)、负载比较器(load comparator)构成 PWM 模式与 PFM 模式之间切换的 判断电路.整个芯片只需要 5 个封装脚,分别是:输入电 压  $V_{\rm in}$ ;外接 LPF 引脚 SW;反馈电压  $V_{\rm FB}$ ;使能端口 EN;接地引脚 GND.

#### 2.2 PWM 控制环路设计

在本文所提出的 DC-DC 转换器中,采用了一种独特的快速响应,带输入电压前馈的电压模式 PWM 环路控制.图2给出了 PWM 模式控制环路框图.跨导放大器 GM 和输入电压 V<sub>in</sub>共同决定了在电容 C<sub>comp</sub>上充电电流的大小,从而决定了三角波的上升时间.所以输出电压和输入电压在 PWM 模式下,直接控制了该转换器

<sup>\*</sup>浙江省重点科技计划资助项目(批准号:2007C21021)

<sup>\*</sup> 通信作者.Email:chendp@vlsi.zju.edu.cn 2008-01-05 收到,2008-01-24 定稿



图 1 双模式控制的 DC-DC 降压转换器芯片和片外元件框图 Fig. 1 Block diagram of dual-mode buck converter IC with external components



图 2 PWM 模式控制环路框图 Fig.2 Block diagram of PWM-mode controlling loop

的占空比.所以在 PWM 模式下,转换器具有优异的线 性和负载瞬态调整性.

由于 DC-DC 降压转换器需要一个由电感和电容 构成的 LPF 来抑制纹波(ripple).当负载电流比较小时,LPF 会给环路引入一个按 - 40dB/dec 下降的双极 点,同时对环路贡献 180°的相移<sup>[6]</sup>.所以必须加入频率 补偿以保持环路的稳定性.为了分析环路的稳定性,我 们给出 PWM 模式下的环路小信号模型<sup>[6]</sup>,如图 3 所 示.从误差电流 *i*。到占空比 *d* 传递函数可以表示为:

$$T_{\rm D} = \frac{d}{i} = \frac{D}{I} = \frac{D}{V_{\rm comp} C_{\rm comp} / DT_{\rm s}} = \frac{2DT_{\rm s}}{V_{\rm in} C_{\rm comp}} (1)$$

其中 *T*<sub>s</sub>为功率频率的周期;*D*为稳态时的占空比;*I*为稳态时的误差电流.从占空比 *d* 到输出电压 *V*<sub>out</sub>的传递函数可表示为:



图 3 PWM 模式控制环路的小信号模型

Fig.3 Small signal model of PWM-mode controlling loop

$$T_{\rm P}(s) = \frac{v_{\rm o}}{d} =$$

$$V_{\rm in} \frac{sC_{\rm L}R_{\rm ESR} + 1}{1 + s\left(C_{\rm L}R_{\rm ESR} + \frac{L}{R_{\rm L}}\right) + s^2 LC_{\rm L}\left(\frac{R_{\rm L} + R_{\rm ESR}}{R_{\rm L}}\right)}$$
(2)

其中 R<sub>ESR</sub>为片外电容的等效串连电阻.在小信号模型的 T<sub>c</sub>处可以加入频率补偿,其基本思路是引入合适的零极点来抵消环路中固有的零极点,从而使环路有足够的增益和相位裕度保证稳定性.在跨导放大器前,加入由运算放大器构成的零极点网络,可以方便地调整整个环路的频率响应,图4给出了本文中所使用的环路补偿电路.根据电路写出传递函数 T<sub>c</sub>为:

$$T_{\rm C}(s) = \frac{i}{v_{\rm e}} = G_{\rm m} \frac{1 + sC_{\rm C}(R_1 + R_2)}{(1 + sC_{\rm C}R_1)\left(1 + s\frac{1}{\omega_{\rm p2}}\right)}$$
(3)

图 4 环路补偿电路图 Fig.4 Schematic of loop compensation



图 5 环路增益示意图 Fig.5 Plot of loop gain with frequency compensation

其中  $G_m$  为跨导放大器的跨导; $\omega_{p2}$ 是补偿电路自身的寄生极点.由(1)~(3)式可知,环路增益可表示为:

$$T(s) = \beta T_{c}(s) T_{D}(s) T_{P}(s) = \beta \frac{2DT_{s}}{V_{in}C_{comp}} V_{in} \times \frac{sC_{L}R_{ESR} + 1}{1 + s\left(C_{L}R_{ESR} + \frac{L}{R_{L}}\right) + s^{2}LC_{L}\left(\frac{R_{L} + R_{ESR}}{R_{L}}\right)} \times G_{m} \frac{1 + sC_{c}(R_{1} + R_{2})}{(1 + sC_{c}R_{1})\left(1 + s\frac{1}{\omega_{P2}}\right)} = \frac{2G_{m}\beta DT_{s}}{C_{comp}} \times \frac{sC_{L}R_{ESR} + 1}{1 + s\left(C_{L}R_{ESR} + \frac{L}{R_{L}}\right) + s^{2}LC_{L}\left(\frac{R_{L} + R_{ESR}}{R_{L}}\right)} \times \frac{\frac{1 + sC_{c}(R_{1} + R_{2})}{(1 + sC_{c}R_{1})\left(1 + s\frac{1}{\omega_{P2}}\right)}$$
(4)

为了在轻载时保证环路的稳定性,根据(4)式,可以得到 以下等式:

$$\omega_{\text{ZC}} = \frac{1}{C_{\text{C}}(R_1 + R_2)} = \omega_{\text{LC}} = \frac{1}{\sqrt{LC_{\text{L}}}}$$
$$\omega_{\text{PC}} = \frac{1}{C_{\text{C}}R_1} = \omega_{\text{ESR}} = \frac{1}{C_{\text{L}}R_{\text{ESR}}}$$
$$\omega_{\text{P2}} = 2\omega_0 \qquad (5)$$

其中 ω<sub>0</sub> 为环路的单位增益频率;ωzc是环路补偿中加入的零点;ω<sub>Lc</sub>是片外滤波器引入的双极点;ω<sub>Pc</sub>是环路补偿中引入的极点;ω<sub>ER</sub>是片外电容上引入的零点.图 5 给出了补偿前后的环路增益示意图.从图中可以看出,通过(5)式成立,可以保证在单位增益频率内,环路增益只有一个极点,而第二个极点在ω<sub>0</sub> 外 2 倍远处,所以整个环路可以达到 60°的相位裕度.保证了稳定性和瞬态响应速度,使转换器达到了优异的线性和负载瞬态调整特性.

#### 2.3 PFM 控制环路设计

随着负载电流的减少,转换器将进入 PFM 模式运行.在该模式下,功率频率将随负载电流的减少而减少, 同时关断电路中大部分电路以减少静态电流消耗,以便 保持较高的转换效率.两种情况可以使电路从 PWM 模



图 6 PFM 模式控制环路框图 Fig.6 Block diagram of PFM-mode controlling loop

式切换到 PFM 模式运行.其一是当负载比较器检测到 电感电流有过零点;其二是模式跳转比较器检测到电感 电流峰值小于设定的跳转电流 *I*<sub>skip</sub>.

图 6 是 PFM 模式的控制环路框图<sup>[8,9]</sup>,由 4 个比较器和逻辑电路组成,其中高电平比较器(comparator high)和低电平比较器(comparator low)分别控制输出电压的最高和最低电位;跳转比较器和负载比较器控制功率管  $S_P$ 和  $S_N$ 的翻转.图中没有给出驱动电路.

在 PFM 模式稳态运行下,如果输出电压的反馈值  $V_{\rm FB}$ 低于阈值低压  $V_{\rm low}$ ,则 S<sub>P</sub> 导通,S<sub>N</sub> 关断.电感电流 增大,当增大到翻转比较器的阈值  $I_{\rm peak}$ 时,则 S<sub>P</sub> 关断, S<sub>N</sub> 导通.电感电流开始减少,当减少到负载比较器的阈 值电流 0A 时,则 S<sub>P</sub> 导通,S<sub>N</sub> 关断,开始一个新的周期. 当输出电压的反馈值  $V_{\rm FB}$ 上升到大于阈值高压  $V_{\rm high}$ 时, 同时关断 S<sub>P</sub> 和 S<sub>N</sub>,负载电流由储存在电容上的电荷供 给,这时芯片中大多数模块将被关断,以减小静态功耗. 输出电压开始由最高值下降,当输出电压的反馈值  $V_{\rm FB}$ 下降到低于阈值低压  $V_{\rm low}$ 时,开始一个新的稳态周期. 输出电压和电感电流的波形示意图如图 7 所示,其中由 功率管开启或关断的时间为  $t_{\rm s}$ ,只由电容电荷供电时间 为  $t_{\rm Q}$ .从图 7 可以看出输出电压的纹波由  $V_{\rm high}$ 和  $V_{\rm low}$ 决定.

#### 2.4 双模式 PWM/PFM 运行与高效率

功率型DC-DC转换器的功耗一般由3部分组成:





Fig.7 Waveforms of inductor current and output voltage in PFM-mode operation

导通功耗:主要是功率管的导通电阻和电感及电容的寄生电阻所消耗的功耗;开关功耗:主要是脉冲信号 对功率管寄生电容充放电产生的;静态功耗:主要是芯 片内各功能模块消耗的静态功耗.在 PWM 模式下,转 换器的效率可以表示为:

$$\eta = \frac{I_{\text{out}} V_{\text{out}} \times 100\%}{I_{\text{out}} V_{\text{out}} + P_{\text{Q}} + (R_{\text{on(sp)}} + R_{\text{on(sn)}} + R_{\text{inductor}}) I_{\text{out}}^{2} + C_{\text{tot}} V_{\text{in}}^{2} f}$$
(6)

其中 P<sub>Q</sub> 为静态功耗; R<sub>on(sp</sub>)和 R<sub>on(sn</sub>)为功率管的导 通电阻; C<sub>tot</sub>为功率管从栅极到地的寄生电容; f 为开关 频率; R<sub>inductor</sub>为片外电感的寄生电阻.从(6)式中可以看 出,当开关频率固定时,输出电流越大,导通功耗的比例 越大; 当输出电流减少时,开关功耗的比例越大.在小输 出电流时,如果仍然保持 PWM 模式运行,转换效率将 急剧下降.所以本文提出了双模式 PWM/PFM 控制.在 PFM 模式下,开关频率随输出电流的减小而减小.同时 关断芯片中的大部分耗电模块,减小静态功耗,保持了 高的转换效率.两种情况可以使电路从 PWM 模式自动 切换到 PFM 模式运行:其一是当负载比较器检测到电 感电流有过零点;其二是模式跳转比较器检测到电感电 流峰值小于设定的跳转电流 *I*skip.从 PFM 模式跳转回 PWM 模式主要由输出电压检测决定:当负载从轻载突 变到重载时,输出电压会有一个大的下降.所以输出电 流从小变大时,检测输出电压,可以使芯片从 PFM 模式 切换回到 PWM 模式.在 PFM 模式下,转换器效率可以 表示为:

$$\eta = \frac{I_{\text{out}} V_{\text{out}}(t_{\text{S}} + t_{\text{Q}}) \times 100\%}{I_{\text{out}} V_{\text{out}}(t_{\text{S}} + t_{\text{Q}}) + P_{\text{QS}} t_{\text{S}} + P_{\text{QQ}} t_{\text{Q}} + I_{\text{out}}^{2} R_{\text{ESR}} t_{\text{Q}} + \left(\frac{R_{\text{on}(\text{sp})} + R_{\text{on}(\text{sn})}}{2} + R_{\text{inductor}}\right) \left(\frac{I_{\text{peak}}}{2}\right)^{2} t_{\text{S}} + \frac{C_{\text{tot}} V_{\text{in}}^{2}}{t_{\text{S}}}$$
(7)

其中  $I_{peak}$ ,  $t_s$  和  $t_o$  由图 8 给出;  $P_{0s}$ 和  $P_{0o}$ 分别为功 率管工作和关断时的静态功耗.由(6)和(7)式可知,在 整个负载电流变化范围内,芯片都能保持高效率.理论 计算,在 0.02~750mA 负载电流变化范围内,该芯片的 最大效率可达 97%.在 0.02mA 轻载下,转换效率大于 55%.

### 3 测试结果与讨论

该电路采用 CSMC 的 0.  $5\mu$ m CMOS 2P3M 混合信 号工艺物理实现.图 8 是该稳压器的芯片显微照片,其 尺寸为:1450 $\mu$ m×1450 $\mu$ m.该转换器的输入电压范围 为 2.5~5.5V;输出电压为 0.7V -  $V_{in}$ ;输出电流最大 可达 750mA.为了验证所设计的转换器的性能,分别测 试了芯片的瞬态响应和转换效率.在测试时,输出电容 为一个 20 $\mu$ F 的陶瓷电容,电感为 5 $\mu$ H 的高 Q 电感.负 载用线性电阻替代,用 nMOS 开关管来得到负载的阶跃 响应.



图 8 双模式 DC-DC 转换器的显微照片 Fig. 8 Micrograph of dual-mode DC-DC converter

图 9 和图 10 分别给出了测试得到的稳定状态下的 PWM 和 PFM 运行波形.测试时,输入电压为 3.6V,在 PWM 模式下,输出电流设定为 600mA 的典型值,从图 9 中可以看到 PWM 模式下,开关频率为固定的 1MHz 左右.在 PFM 模式下,输出电流为 50mA 的典型值,从 图 10 中可看到,开关频率被减小了,增加了转换效率.

图 11 给出了负载电流从 750mA 到 0.02mA 跳变时,测试得到的系统瞬态响应曲线.设定的输入电压为 3.6V,输出电流变化为 750mA~ 0.02mA~750mA,上 升和下降时间设定为 10ns.从图 11 可以看到,该转换器



图 9 测试得到的 PWM 模式下运行波形





图 10 测试得到的 PFM 模式下运行波形 Fig.10 Measured waveforms of PFM-mode operation



图 11 测试得到的负载瞬态响应 Fig.11 Measured load transient response



图 12 测试得到的线性瞬态响应 Fig.12 Measured line transient response



Fig. 13 Measured efficiency versus load current for different  $V_{in}$ 

随负载电流的变化在 PWM 和 PFM 两种模式之间自动 切换.在 PWM 模式下的纹波电压为 12mV,在 PFM 模 式下为 32mV. 过冲和上冲电压为 50mV,稳定时间为 5µs.系统具有优异的稳定特性.图 12 给出了在 PWM 模式下测试得到的线性瞬态响应曲线.输出电流固定在 300mA.输入电压变化为 2.5~5.5~2.5V.上升和下降 时间设定为 10ns.从图 12 可以看到,由于电压前馈的加 人,转换器具有优异的线性调整瞬态响应.稳定时间为 25µs.线性调整为 0.166%/V.图 13 给出了测试得到的 在不同输入电压下的转换效率相对于输出电流的曲线. 从图中可以看到最大效率可达 96.5%.在 0.02mA 轻 载下,转换效率大于 55%.

表1比较了各种双模式运行的 DC-DC 降压转换器 的性能,从表中可以看出,本文所提出的转换器,使用低 成本的 0.5μm CMOS 工艺,达到了 750mA 的最大输出 电流.最大效率高达 96.5%.在极低轻载 0.02mA 时, 转换效率仍然保持在 55%.先进的控制环路使该转换 器具有优异的线性调整和负载调整性能.

## 4 总结

提出了一种输出电流可达 750mA,脉宽调制 (PWM)和变频调制(PFM)双模式控制的,高效率、高稳 定性 DC-DC 转换器.该转换器在负载电流大于 80mA 时采用功率频率为 1MHz 的 PWM 工作模式,在负载电 流小于 80mA 时采用功率频率可变的 PFM 工作模式, 实现了在整个负载电流变化范围(0.02~750mA)内转 换器均保持高效率.芯片采用 CSMC 0.5µm CMOS 混 合信号工艺物理实现.测试结果表明,该电路可根据负 载的变化在 PWM 和 PFM 模式下自动切换.最大转换 效率达 96.5%.当负载电流为 0.02mA 时,转换效率大 于 55%.该转换器具有宽负载范围内的高效率和极低 的静态功耗,特别适合应用于单节电池供电的移动设 备,如手机等终端;具有低成本、高可靠性.适合大规模 批量生产及运用.

|             | 文献[2]             | 文献[8]          | 文献 [9]       | This work        |
|-------------|-------------------|----------------|--------------|------------------|
| 工艺          | $0.25 \mu m CMOS$ | 0.5µm BiCMOS   | NA           | $0.5 \mu m$ CMOS |
| 输入电压/V      | $2.8 \sim 5.5$    | 2.5~6          | 2.5~5.5      | 2.5~5.5          |
| 最大输出电流/mA   | 400               | 300            | 350          | 750              |
| 效率          | Up to 92%         | Up to 95%      | Up to 95%    | Up to 96.5%      |
|             | 70% @ 0.1mA       | 57.5% @ 0.04mA | 57% @ 0.04mA | 55% @ 0.02mA     |
| 负载调整/(%/mA) | NA                | 0.0024         | 0.0014       | 0.001            |
| 线性调整/(%/V)  | NA                | 0.26           | 0.26         | 0.17             |
| 模式切换        | 外加控制端口            | 自动切换           | 自动切换         | 自动切换             |
| 输出电压纹波      | 2mV @ PWM         | 5mV @ PWM      | 5mV @ PWM    | 12mV @ PWM       |
|             | 20mV @ PFM        | 20mV @ PFM     | 22mV @ PFM   | 32mV @ PFM       |

表1 各种双模式运行 DC-DC 降压转换器的比较 Table 1 Comparisons of dual-mode step-down DC-DC converters

#### 参考文献

- [1] Lee C F, Mok P K T. A monolithic current-mode CMOS DC DC converter with on-chip current-sensing technique. IEEE J Solid-State Circuits, 2004, 39(1);314
- Xiao J, Peterchev A, Zhang J, et al. An ultra-low-power digitallycontrolled buck converter IC for cellular phone applications. IEEE APEC, Nineteenth Annual, 2004;383
- [3] Sahu B,Rincón-Mora G A. A high-efficiency, dual-mode, dynamic, buck-boost power supply IC for portable applications. Proc IEEE VLSID', 2005
- Sahu B, Rincón-Mora G A. A low voltage, noninverting, dynamic, synchronous buck-boost converter for portable applications. IEEE Trans Power Electron, 2004, 19(2):443

- [5] Geng Li, Li Qinghua, Shao Zhibiao. A new design strategy for the monolithic buck converters. IEEE PEMCC'2004, Portugal, 2004: 192
- [6] Vorpérian V. Simplified analysis of PWM converters using the PWM switch, Part I: Continuous conduction mode, Part II: Discontinuous conduction mode. IEEE Trans Aerosp Electron Syst, 1990, AES-26:490
- [7] Stratakos A J.Sanders S R.Brodersen R W. A low-voltage CMOS DC-DC converter for a portable battery-operated system. Proc IEEE Power Electronics Specialists Conf,1994;619
- [8] Texas Instruments, Datasheets. High-efficiency, SOT 23 Stepdown, DC-DC converter. www.ti.com, 2003
- [9] National Semiconductor, Datasheets. Miniature step-down DC-DC converter for ultra low voltage circuits. www.ns.com, Mar, 2004

# A 750mA, Dual-Mode PWM/PFM Step-Down DC-DC Converter with High Efficiency\*

#### Chen Dongpo<sup>†</sup>, He Lenian, and Yan Xiaolang

(Institute of VLSI Design, Zhejiang University, Hangzhou 310027, China)

Abstract: A 750mA output current, high stability, high efficiency step-down DC-DC converter with pulse-width modulation and pulse-frequency modulation modes is presented. Under nominal load current (>80mA), the converter operates in PWM mode with a fixed switching frequency of 1MHz. At light load current (<80mA), the converter enters PFM mode operation with reduced switching frequency and less quiescent current. Therefore, the converter achieves the highest efficiency over the entire load current range from 0. 02 to 750mA. Moreover, an advanced fast response voltage mode control scheme achieves superior line and load regulation. The chip was implemented using a CSMC 0.  $5\mu$ m CMOS 2P3M mix-signal process. Simulation results indicate that the converter can automatically switch between PWM-mode and PFM-mode according to the load current. The maximum conversion efficiency is up to 96. 5% and it is more than 55% at 0. 02mA of load current. The proposed chip is especially suitable for portable systems powered by batteries.

Key words: DC/DC converter; step-down converter; PWM; PFM; high efficiency EEACC: 1205; 1210 Article ID: 0253-4177(2008)08-1614-06

<sup>\*</sup> Project supported by the Key Program for Science and Technology of Zhejiang Province (No.2007C21021)

<sup>&</sup>lt;sup>†</sup>Corresponding author. Email: chendp@vlsi. zju. edu. cn

Received 5 January 2008, revised manuscript received 24 January 2008