# 降压变换器片内集成软启动电路设计

袁 冰1,2,\* 来新泉2 李演明1 叶 强2 贾新章1

(1 西安电子科技大学微电子学院,西安 710071) (2 西安电子科技大学电路 CAD 所,西安 710071)

**摘要:**针对电流模降压变换器的集成化趋势,提出了一种可片内集成的软启动电路.该结构利用芯片振荡器产生的窄脉冲 信号,控制微电流对片内电容间歇充电得到斜坡电压,并巧妙地利用复合比较器以较小的功耗实现了对峰值电流的限制, 避免了浪涌电流,完成了软启动功能.提出的软启动电路结构简单、易于实现,减少了芯片引脚数目,降低了 PCB 面积,并 在一款基于 0.5µm CMOS 工艺设计的降压型 DC-DC 中进行了投片验证.测试结果表明,3.6V 输入 1.8V 输出 600mA 负 载电流在使能 140µs 后芯片成功实现了软启动.

关键词:软启动电路;降压变换器;电流模控制;浪涌电流;片内集成 EEACC: 1280; 2570D 中图分类号: TN432 文献标识码: A 文章编号: 0253-4177(2008)10-2069-05

## 1 引言

随着微电子技术的迅猛发展,手机、PDA、MP4、数码相机等电池供电便携设备迅速普及.电源管理类芯片 尤其是高效率电流模 PWM(pulse width modulation) 型降压变换器得到了广泛应用<sup>[1]</sup>.软启动电路由于其在 瞬态启动中可以限制浪涌电流、保护电子系统,已经逐 渐成为现代电源设计中必不可少的重要部分.目前已有 多种软启动方式<sup>[2~5]</sup>,例如通过专用软启动引脚外接电 容、复用片外补偿网络电容、设计专用数字控制网络等, 但这些方法在 IC 设计中仍存在电路结构复杂、不易集 成等许多问题,不利于便携式应用.

作者根据降压变换器的小型化集成化趋势,基于广 为采用的电流模 PWM 控制结构,提出了一种新颖的 CMOS 片内集成软启动电路.该结构通过芯片内部振荡 器产生的窄脉冲信号,控制微电流对片内电容进行间歇 充电,利用较小的电容得到了近似线性上升的电压信 号,并巧妙地利用复合比较器以较小的功耗实现了对峰 值电流的限制,避免了浪涌电流,完成了软启动功能.提 出的软启动电路结构简单、易于实现,减少了芯片引脚 数目,降低了 PCB 面积,并在一款基于 0.5μm CMOS 工艺设计的单片电流模降压 DC-DC 变换器中进行了 验证.测试结果表明,芯片成功实现了软启动,该工作成 果可以满足一般便携应用.

## 2 片内集成软启动电路

#### 2.1 软启动作用

图1所示为采用同步整流技术的典型电流模降压

变换器简化结构框图.输出电压  $V_{\text{OUT}}$  经过电阻  $R_3/R_4$  分压后输入到误差放大器 EA 的反相输入端,误差放大器的同相输入端接芯片内部带隙基准电压 REF.  $R_1$ ,  $C_1$  为内部补偿网络,调节频率响应以提供足够的相位裕度<sup>[6]</sup>.ICOMP 比较器的同相输入端为叠加电平  $V_s$ , 通常由采样电流、斜坡电流与基准电流信号叠加后流入电阻产生:

 $V_{\rm s} = I_{\rm SEN}R_2 + I_{\rm SLOPE}R_2 + I_{\rm DC}R_2$  (1) 其中,第一项反映了电感电流的大小,由电流采样电路 产生;第二项为斜坡补偿部分,随着占空比的增大而增 大,用于防止亚谐波振荡,保证电流环路的稳定;第三项 产生一个固定基础电平,为比较器输入端提供一个合适 的直流工作点<sup>[7]</sup>.ICOMP比较器的反相输入端为峰值 电流控制信号,由误差放大器输出 $V_{\rm c}$ 经过箝位模块 (Clamp)产生.为了防止电流过大损坏芯片内部开关



图 1 典型电流模降压变换器控制框图

Fig.1 Typical control diagram of current mode buck regulator

<sup>\*</sup> 通信作者.Email:yuanbing1983@126.com;byuan@mail.xidian.edu.cn 2008-04-13 收到,2008-05-26 定稿



Fig.2 Structure of proposed on-chip soft-start

管 MP, 箝位电路会限制输入到ICOMP反相端的最高 电平, 当 V<sub>c</sub> 超过箝位电平 V<sub>H</sub> 时, 电感电流峰值就由 V<sub>H</sub> 决定.

随着应用中对降压变换器的要求越来越高,图1传 统电路结构在启动阶段暴露了一个缺点.当芯片使能信 号有效时,由于输出电容上没有电荷且电压不能突变, 所以输出电压需要从0开始逐步上升至设定值.由于此 时反馈电压 FB 过低,误差放大器处于完全不平衡状态, $V_c$ 会超过 $V_H$ ,此时电感电流会直接上升达到 $V_H$ 控制的峰值;而由于此时负载电流较低,会引起浪涌电 流甚至输出电压过冲,损坏应用电子系统.软启动技术 应运而生,解决了这一问题.其作用就是使电感电流平 稳上升达到所需负载电流,占空比逐渐增大,消除启动 阶段电感产生的浪涌电流现象,同时控制充电过程,使 输出电容平稳充电,克服电压过冲.

#### 2.2 片内软启动结构

目前已有的用于降压变换器的软启动电路多种多样.传统方法通过专门的软启动引脚外接电容,利用片 内恒定电流源进行充电,误差放大器的同相输入端在电 容上产生的斜坡电压与基准电压 REF 之间进行切换, 自动选择电压较低者与反馈信号 FB 进行比较,实现了 软启动.由于该方法增加了引脚数目,同时片外元件的 使用增加了 PCB 的面积以及成本,因而不利于便携式 应用.为了克服这个缺点,文献[2]采用复用外围频率补 偿网络的电容来节省软启动电容.然而如何既实现软启 动,又保证芯片的稳定性以及瞬态响应,仍是一件复杂 的工作.文献[3,4]均采用数字方式实现软启动,设计了 专用的数字网络控制峰值电流,虽然实现了内部集成, 但电路结构过于复杂,大大增加了芯片面积.

作者在以上方法的基础上,提出了一种新颖的片内 集成软启动电路,通过芯片内部振荡器产生的窄脉冲信 号,控制微电流对片内电容进行间歇充电,利用较小的 电容得到了近似线性上升的电压信号,并巧妙地利用复 合比较器实现了对峰值电流的限制,避免了浪涌电流. 图 2 所示为本文提出的简化片内软启动结构框图.同传 统控制模式相比,软启动结构增加了斜坡电压产生模块 Ramp,删去了箝位电路 Clamp,增加了两个比较器 ISCMP 和 IHCMP. OI 为高电平时控制关断开关管 MP,限制电感电流.3 个比较器 ICOMP,ISCMP 和 IH-CMP 的同相输入端均为叠加信号 V<sub>s</sub>,反相输入端分别



图 3 软启动功能示意图 Fig.3 Sketch map of soft-start function

为误差放大器输出  $V_c$ 、斜坡电压 SS、箝位电压  $V_H$ ,其 对开关管的"关断"控制逻辑可描述为:当  $V_s \ge$ Min( $V_c$ ,SS, $V_H$ )时,关断 MP.斜坡电压 SS 通过 Ramp 内部对电容进行恒流充电实现.为了减小内部电容,易 于集成,作者通过振荡器设计了时钟信号控制电流源对 电容进行间歇充电.同时由于新增的两个比较器同 ICOMP 一样,需要在一个周期的部分时间内完成翻转, 要求速度较高,因此其工作电流较大,这构成了集成 DC-DC 重要的功耗部分.作者通过简洁的 PWM 复合 比较器实现了图 2 虚线框内的 3 个比较器功能和组合 逻辑,减小了功耗.具体电路在第三节进行详细介绍.

图 3 所示为软启动功能示意图,作者设计的软启动 过程如下:芯片使能有效时,误差电压 V<sub>c</sub> 迅速爬升,此 时箝位电压 V<sub>H</sub> 较高,SS 较低,每个周期 ISCMP 的输 出控制 OI 关闭 MP.随着时钟控制电流源对电容进行 充电,SS 线性上升,电感电流的峰值平稳提高.而随着 输出电压的增大,V<sub>c</sub> 逐渐降低.当 V<sub>c</sub> 小于 SS 时,控制 逻辑切换为每个周期 ICOMP 的输出控制 OI 关闭 MP, 由于此时输出电压已经接近设定值,因此电感电流实现 平稳过渡,避免了浪涌电流的产生.

### 3 电路实现

#### 3.1 PWM 复合比较器

如上所述,与传统结构相比,作者提出的结构需要 3 个比较器以及数字逻辑来控制开关管的驱动信号,实现软启动功能,这就增大了芯片面积以及系统功耗.为 减小工作电流、提高效率、简化设计,作者采用了一种复 合比较器<sup>[7]</sup>,同时完成了不同阶段斜坡电压 SS、误差信 号  $V_c$ 、箝位电平  $V_H$  对电流峰值的控制,实现了 PWM 比较功能,即" $V_s \ge Min(V_c, SS, V_H)$ 时,关断 MP"的功 能.复合比较器通过自动切换反相输入端信号,选择尾 电流的路径,用1个比较器实现了3个比较器的功能, 大大 减 小了功耗,电路结构如图4 所示,其中,  $(W/L)_{1\sim4} = 80\mu m/1\mu m, (W/L)_{6.7.9.10} = 5\mu m/5\mu m,$  $(W/L)_{5.8} = 15\mu m/5\mu m, I_{S1} = 10\mu A.考虑到 <math>V_H$  为固定 电平(约1.2V),比较器的工作状态可描述如下:

启动阶段,SS< $V_{\rm H}$ < $V_{\rm c}$ ,则 M2 和 M3 截止,M1 和 M4 构成差分对进行比较,实现了软启电压与叠加电平 的比较功能,当  $V_{\rm s}$  达到 SS 时 OI 输出高电平,关断 MP;随着 SS 的增大以及  $V_{\rm c}$  的减小, $V_{\rm c}$ <SS< $V_{\rm H}$ ,则



Fig. 4 Schematic of multiplex PWM comparator

M1 和 M3 截止, M2 和 M4 构成差分对进行比较, 当  $V_s$ 达到  $V_c$  时 OI 输出高电平, 关断 MP. 当软启动结束后, SS 被拉高, M1 固定截止, 同样的原理, M2, M3 和 M4 构成了比较器, 实现了图 1 中的 Clamp 功能.

同典型结构相比,这种复合比较器两边差分对不完 全对称,会存在失调误差.最大误差将发生在 SS =  $V_c$  =  $V_H$  时,此时要求实现的  $V_s$  翻转门限为  $V_{STH}$  = SS =  $V_c$  =  $V_H$ ,而实际电路中翻转门限  $V_{STH}$ 可以在 M6 和 M7 电流相等的条件下得到<sup>[7.8]</sup>:

$$V_{\rm STH} = V_{\rm P} - |V_{\rm THP}| - \sqrt{\frac{I_{\rm S1}}{\mu_{\rm P} C_{\rm OX} (W/L)_{1\sim 4}}} \quad (2)$$

其中  $V_{\rm P}$  为 M1~M4 的源极电压,如图 4 所示;  $V_{\rm THP}$  为 pMOS 的阈值电压;  $\mu_{\rm P}$  为 pMOS 中空穴的迁移率,  $C_{\rm ox}$ 为单位面积的栅氧化层电容.此时,由于 M1/M2/ M3 并联,等效沟道宽度变大,因此此时  $V_{\rm C}$  可以表示 为:

$$V_{\rm C} = V_{\rm P} - |V_{\rm THP}| - \sqrt{\frac{I_{\rm S1}}{3\mu_{\rm p}C_{\rm OX}(W/L)_{1\sim4}}} \quad (3)$$

则此时的翻转门限误差  $\Delta_{max}$  为:

$$\Delta_{\max} = V_{\text{STH}} - V_{\text{C}} = \left(\frac{1}{\sqrt{3}} - 1\right) \sqrt{\frac{I_{\text{SI}}}{\mu_{\text{p}} C_{\text{OX}} (W/L)_{1\sim 4}}}$$
(4)

由上式可见,为了减小 $\Delta_{max}$ ,可以减小 $I_{s1}$ 或增大 (W/L)<sub>1~4</sub>,但减小 $I_{s1}$ 会减小比较器输出的压摆率,因 此可以适当增大(W/L)<sub>1~4</sub>.在降压变换器应用中,SS =  $V_c = V_H$ 的情况几乎不会发生,即使发生,也只会造 成轻微的门限漂移.同时实际工作中,由于反馈环路可 以实时调整 $V_c$ ,达到一种动态平衡,所以比较器的门限 漂移不会带来明显的影响.另外,软启动以及箝位阈值 在实际中也不要求非常精确,因此复合比较器很容易满 足实际要求.

#### 3.2 斜坡电压产生电路

作者提出的斜坡电压产生电路如图 5 所示,采用对 电容进行充电的方式设计实现.其中,(W/L)<sub>1~6</sub> =  $3\mu m/0.5\mu m$ ,(W/L)<sub>7</sub> =  $10\mu m/0.5\mu m$ ,(W/L)<sub>8</sub> =  $0.8\mu m/10\mu m.C_s$ 为片内集成软启动电容,采用双层多 晶实现;恒定电流源  $I_{s2}$  =  $100nA.V_R$ 为内部基准电压;



图 5 斜坡电压产生电路 Fig.5 Schematic of ramp voltage generator

SS 为电容产生的斜坡电压; SXEN 为窄脉冲时钟信号; RES 为重新进行软启动的使能控制信号,正常工作时为 低电平,出现过压、过温等特殊情况时为高电平. Start 为数字输出,低电平时表示软启动结束.图 5 所示电路 的工作状态可描述如下:

当芯片使能工作时,Start 为高电平,M3 导通,M2 和 M4 截止, $C_s$  的下极板接到  $V_R$ .SXEN 控制电流源  $I_{s2}$ 对  $C_s$  进行充电.由于此时 SS 通过 PWM 复合比较 器与  $V_s$  进行比较,SS  $< V_s$  时 MP — 直处于关断状态, 因此为了优化软启动波形,作者设计 SS 由非零电压  $V_R$ 开始线性上升,且  $V_R$ 等于图 1 中的基础电平  $I_{DC}R_2$ . 为了限制 SS 的上升速度,延长软启动时间,同时减小片 内电容的使用,通过振荡器每 4 个周期产生一个 50ns 的低电平脉冲 SXEN,可由振荡器产生的时钟经两个 D 触发器分频产生.这样,SS 的电压每 4 个周期上升一 次,上升量为:

$$\Delta V = 50 \,\mathrm{ns} \times I_{\mathrm{Sl}} / C_{\mathrm{S}} \tag{5}$$

M7,M8构成了比较器,其阈值电压  $V_{TH} > V_{H}$ ,当 近似线性增大的 SS 超过该阈值时,Start 由高电平变为 低电平,M2 和 M4 导通,M1 和 M3 截止,停止对电容充 电,SS 被拉至  $V_{cc}$ ,由于  $C_{s}$ 的上下极板电压均为  $V_{cc}$ , 电容被强制放电,软启动结束.当在软启动过程中或已 经结束时,检测到过压或者过温关断情况,RES 变为高 电平,SS =  $V_{R} < V_{TH}$ ,Start 为高电平, $C_{s}$ 的上下极板电 压均为  $V_{R}$ ,放电完毕,重新进行软启动.

## 4 测试结果与讨论

作者提出的软启动结构已经应用于一款电流模 PWM型单片同步整流降压 DC-DC 变换器中,芯片已 经基于 Magnachip 0.5μm CMOS 工艺采用 Cadence 和 Hspice 等软件在工作站上完成电路和版图设计,并进 行了投片.芯片采用小型化 TSOT23-5 封装,特性指标 如表 1 所示.同步整流技术避免了片外肖特基二极管的 使用,提高了效率.输入电压可以为 2.5~5.5V,非常适 用于单锂离子电池供电系统.低漏失工作的实现使得便 携应用中的电池寿命进一步延长.作者实现的 DC-DC 将开关管、同步管、电流检测电路、软启动电路以及频率 补偿网络全部集成在芯片内部,同时采用陶瓷电容,这 样大大节省了 PCB 面积.

| Table 1         Performance summary of the presented chip |                      |
|-----------------------------------------------------------|----------------------|
| Input voltage range                                       | $2.5 \sim 5.5 V$     |
| Inductor (off-chip)                                       | $2.2 \mu H$          |
| Input capacitor (off-chip)                                | $4.7 \mu \mathrm{F}$ |
| Output capacitor (off-chip)                               | $10 \mu F$           |
| Max output current                                        | 600 <b>m</b> A       |
| Output voltage ripple                                     | 10 mV                |
| Oscillator frequency                                      | 1. 5MHz              |
| Reference voltage                                         | 0.6V                 |
| High side switch on resistance                            | 0. 28Ω               |
| Low side switch on resistance                             | 0.30Ω                |

表1 实现芯片的性能指标

图 6 为该芯片的版图以及局部显微照片,裸片面积 为878µm×1313µm,斜坡电压产生电路及PWM复合 比较器位置如图所示.在片内数字软启动方案中,要避 免浪涌电流,需要设计大量 D 触发器以及 DAC 控制网 络来满足各种负载下的峰值电流限制.而作者方案通过 巧妙的模拟电路实现,不但简化了设计,而且软启动电 路可以节省约30%的面积.如图6所示,内建软启动电 路面积小于整体的1%.图7(a)所示为特性指标与作者 芯片一致的 LTC3406B(Linear Corp)<sup>[9]</sup> 在输入电压 3.6V,输出电压 1.8V 负载电流 600mA 常温条件下的 启动测试波形.随着使能信号 RUN 跳变为 2V,输出电 压 Vour虽然没有发生过冲,但由于没有软启动电路,电 感电流 I<sub>L</sub>达到了1.3A,芯片存在明显的浪涌电流.图7 (b)所示为作者芯片的软启动测试波形.由于本结构采 用间歇充电, $V_{OUT}$ , $I_L$ 以4个周期为台阶平稳上升, 140µs 后软启动成功,未发现浪涌电流以及输出电压过 冲.

软启动过程结束后,芯片正常工作,内建软启动电 路对芯片的正常工作没有任何影响,且实现了高达 96%的效率.在-40~85℃温度范围内,利用 X7R 的陶 瓷电容对各种输入输出电压、负载电流的情况进行了性 能测试.结果表明,在各种占空比下芯片均能正常稳定 工作,常温下芯片的负载调整率以及线性调整率均小于 0.4%.图8所示为输入电压3.6V,输出电压1.2V的 负载阶跃响应测试波形.负载电流从 200mA 阶跃到 600mA,输出电压的响应时间小于 5µs,幅度变化仅为 50mV.可见,系统具有优越的响应能力.







图 7 启动测试波形 (a)没有软启动;(b)带软启动 Fig.7 Measured waveforms of start up (a) No soft-start; (b) With soft-start

#### 5 结论

作者针对便携式应用 PWM 控制电流模降压变换 器,提出了一种新颖的 CMOS 片内集成软启动电路,并 在 0.5μm CMOS 工艺上进行了投片验证.该结构在片 内对电容进行间歇充电,并通过 PWM 复合比较器实现 了斜坡电压、误差电压、箝位电压对电流的控制,避免了 浪涌电流.该电路结构简单,易于实现,减少了芯片引脚 数目,降低了 PCB 面积,利于便携式应用,对其他电源 变换器以及数模混合电路的设计具有借鉴作用.



Fig.8 Measured load step response

#### 参考文献

- [1] Lee C F, Mok P K T. A monolithic current-mode CMOS DC-DC converter with on-chip current-sensing technique. IEEE J Solid-State Circuits.2004.39(1):3
- [2] Ribellino C, Milazzo P. Switch-type voltage regulation with reduction of occupied space for soft-start functions. US Patent, Patent No. US6552517,2003
- [3] Yuan Bing, Lai Xinquan, Ye Qiang, et al. A novel compact softstart circuit with internal circuitry for DC-DC converters. ASI-CON 2007 7th Int Conf on ASIC Proc, Guilin, 2007;450
- [4] Lai Xinquan, Guo Jianping, Yu Weixue, et al. A novel digital softstart circuit for DC-DC switching regulator. ASICON 2005 6th Int Conf on ASIC Proc.Shanghai, 2005; 564
- [5] Wang Haiyong, Li Yongming, Chen Hongyi. A novel soft-start circuit for DC/DC switching regulator using voltage compensation

technique. Microelectronics, 2002, 32(1); 20 (in Chinese) [王海 永,李永明,陈弘毅. 一种采用电压补偿技术的 DC/DC 开关电源 软启动电路. 微电子学, 2002, 32(1); 20]

- Yuan Bing, Lai Xinquan, Li Yanming, et al. The design of internal load independent compensation for current-mode DC-DC converters. ASICON 2007 7th Int Conf on ASIC Proc, Guilin, 2007: 446
- [7] Wang Hongyi, Lai Xinquan, Li Yushan. Reducing the slope compensation effect on the load capacity of DC-DC converters. Chinese Journal of Semiconductors, 2006, 27(8):1484 (in Chinese)
  [王红义,来新泉,李玉山.减小 DC-DC 中斜坡补偿对带载能力的 影响.半导体学报, 2006, 27(8):1484]
- [8] Razavi B. Design of analog CMOS integrated circuits. McGraw-Hill,2000
- [9] http://www. linear. com/pc/downloadDocument.do? navId= H0,C1,C1003,C1042,C1032,C1064,P2255,D1115

## Design of an On-Chip Soft-Start Circuit Integrated in Buck Regulators

Yuan Bing<sup>1,2,†</sup>, Lai Xinquan<sup>2</sup>, Li Yanming<sup>1</sup>, Ye Qiang<sup>2</sup>, and Jia Xinzhang<sup>1</sup>

(1 School of Microelectronics, Xidian University, Xi'an 710071, China)
(2 Institute of Electronic CAD, Xidian University, Xi'an 710071, China)

Abstract: Following the trend of integration in current-mode buck regulators, a soft-start circuit integrated on-chip is presented. A narrow pulse signal is generated by an oscillator. To get the ramp voltage, the on-chip capacitor is charged by a small constant current source with intervals. A multiplex comparator with low power dissipation is designed skillfully to limit the peak current, avoiding the inrush current and achieving soft-start. The presented circuit, which is concise and simple to implement, reduces the pin number and saves PCB space. A DC-DC buck converter with the proposed structure has been fabricated in a 0.5 $\mu$ m CMOS process for validation. The measured result shows that the chip starts up successfully in 140 $\mu$ s with 3.6V input, 1.8V output, and 600mA load current.

Key words: soft-start circuit; buck regulator; current mode control; inrush current; integrated on-chip EEACC: 1280; 2570D Article ID: 0253-4177(2008)10-2069-05

<sup>†</sup> Corresponding author. Email: yuanbing1983@126.com; byuan@mail.xidian.edu.cn Received 13 April 2008, revised manuscript received 26 May 2008