# 改进型 Ge 浓缩技术制备 SGOI 及其机理

张 苗1,\* 狄增峰1 刘卫丽1 骆苏华1 宋志棠1 朱剑豪2 林成鲁1

(1中国科学院上海微系统与信息技术研究所半导体功能薄膜工程技术研究中心,信息功能材料国家重点实验室,上海 200050)(2香港城市大学,香港)

摘要:对 Ge浓缩技术进行改进,通过对 Si/SiGe/Si 三明治结构氧化退火,成功制备了 Ge 含量高达 18%的 SGOI 材料.实验结果表明:顶层的 Si 可以有效抑制 SiGe 层氧化初期 Ge 元素的损失,退火过程有助于 Ge 元素在 SiGe 层中的均匀分布,同时也减轻了 Ge 元素在氧化层下的聚集.在高温条件(1150℃)下制备的 SGOI 材料应力完全释放,几乎没有引入位错.

关键词: SiGe-on-insulator;氧化;扩散 PACC: 7340T; 8160; 6630J 中图分类号: TN304 文献标识码: A

文章编号: 0253-4177(2006)S0-0252-05

# 1 引言

随着器件尺寸进入深亚微米领域,应变 Si 以其 较高的电子和空穴迁移率为新型高性能器件开发提 供了广阔的空间<sup>[1,2]</sup>.利用 strained silicon-on-insulator(SSOI)技术制备的 MOSFET 结合了应变 Si 技术和 SOI 技术,所以一直被认为是具有希望的高 速器件结构.SiGe 材料由于具有较大的晶格常数 (相对 Si),而且与传统半导体工艺相兼容,所以被认 为是最适合应变 Si 材料生长的衬底.弛豫的 SiGeon-insulator(SGOI)结合了应变 Si 和 SOI 两方面 的优势,在实现高性能 MODFET 和 MOSFET 器件 方面引起了广泛的关注<sup>[3,4]</sup>.

SGOI 材料可以通过注氧隔离(SIMOX)、智能 剥离(Smart-cut)和键合背刻蚀(BESOI)等技术来 制备.但这三种主要方法制备的 SGOI 材料均需一 层厚递变 Ge 组分的应力释放层,很难满足当前最 小特征长度缩小的要求.Yin 等人<sup>[5]</sup>在 SGOI 制备 过程中引入硼磷硅玻璃(BPSG)作为"容忍衬底"来 释放 SiGe 层中的应力,但该技术很难与当今主流的 半导体工艺兼容.最近,Tezuka 等人<sup>[6,7]</sup>提出了一 种利用氧化 SOI 的 SiGe 层进行 Ge 浓缩,从而得到 高质量 SGOI 技术.该技术可以同时控制 SiGe 层的 厚度和 Ge 的浓度,但在控制 Ge 损失方面存在一些 缺陷,这些缺陷是:(1) SiO<sub>2</sub> 的吉布斯生成自由能比 GeO<sub>2</sub> 低<sup>[8]</sup>,导致在 SiGe 氧化过程中 Si 更易被氧 化.但在氧化初期,氧气的量大大超过 Si,根据扩散 反应模型<sup>[9]</sup>,Ge 不可避免地被氧化,从而产生(Si, Ge)O<sub>2</sub> 或 SiO<sub>2</sub>-GeO<sub>2</sub> 等混合生成物;(2)氧化初期, 在完整 SiO<sub>2</sub> 层形成之前,Ge 易于形成挥发性的 GeO 而损失.

本文对原有的 Ge 浓缩工艺进行改进,在 SOI 上外延一层 SiGe,再在其上外延 Si 盖帽层,最后对 三明治结构 Si/SiGe/Si 进行氧化,如图 1 所示.额 外的 Si 盖帽层保证了在氧化初期 Si 量大大超过氧 气,而且可以在 SiGe 氧化之前形成完整的 SiO<sub>2</sub> 层, 避免了 Ge 通过上述两种途径损失.

#### 2 实验

实验中首先采用超高真空化学气相沉积(UH-VCVD)方法在超薄 SOI(顶层 Si 30nm)衬底上, 550℃下,以 SiH₄ 和 GeH₄ 作为 Si 和 Ge 源,生长 100nm Si<sub>0.18</sub> Ge<sub>0.82</sub> 层<sup>[10]</sup>,然后继续生长 20nm 的纯 Si 盖帽层,得到 20nm Si/100nm SiGe/30nm Si 结 构.该结构在氧气氛中,1150℃下,氧化 1h.在氧化 过程中,由于 Si 更易与氧气结合生成 SiO<sub>2</sub>,所以 Ge 原子将不会被氧化,而是被生成的 SiO<sub>2</sub> 挤压出来向 SOI 的顶层 Si 中扩散,在 SOI 的埋层氧化物上方形 成连续的 SiGe 层.Ge 原子在顶部 SiO<sub>2</sub> 和埋层 SiO<sub>2</sub> 之间聚集,随着氧化过程的进行,氧化层厚度 减小,同时 SiGe 层中 Ge 的浓度大大提高.氧化结 束后,区别于传统 Ge 浓缩工艺,该样品在 N<sub>2</sub> 气氛 中,900℃下,高温退火 3h,使 Ge 元素在整个 SiGe 层中均匀分布.

<sup>\*</sup> 通信作者.Email:mzhang@simgui.com.cn 2005-10-11收到,2005-12-23定稿



图 1 改进型 Ge浓缩技术制备 SGOI 材料的流程示意图 (a)外延;(b)氧化;(c)退火;(d) HF 腐蚀 Fig. 1 Fabrication steps of the SGOI structure starting with a sandwiched structure Si/SiGe/Si (a) 100nm pseudomorphic Si<sub>0.82</sub> Ge<sub>0.18</sub> layer and 20nm Si cap layer are grown on ultrathin SOI substrate;(b) Oxidization at 1150℃ for 1h;(c) Annealing at 900℃ for 3h in N<sub>2</sub> ambient;(d) Surface oxide layer etched by diluted HF

## 3 结果与讨论

我们通过检测顶层 SiO<sub>2</sub> 与 SiGe 之间界面处 Si2p 和 Ge2p<sub>3/2</sub>的光电子能谱(XPS)来确定 Ge 元 素是否通过生成 GeO<sub>2</sub> 的形式而损失,如图 2 所示. 顶层 SiO<sub>2</sub> 通过 Ar 离子轰击刻蚀后, Si 的光电子能



图 2 顶层 SiO<sub>2</sub>/SiGe 界面处的光电子能谱 (a) Si2p;(b) Ge2p<sub>3/2</sub>

Fig. 2 High-resolution XPS spectra acquired from the interfacial region between the top oxide and SiGe films (a)  $Si2p_{3/2}$ 

谱分别在 99.3 和 103.3eV 处出现峰值.根据光电 子能谱手册<sup>[11]</sup>可知,99.3 和 103.3eV 处的峰值分 别对应纯 Si 和纯 SiO<sub>2</sub>.因此,两个峰值同时出现在 Si2p的光电子能谱说明该测量点处于顶层 SiO<sub>2</sub>/ SiGe 界面处.从 Ge2p<sub>3/2</sub>的光电子能谱可以发现,在 1220.4eV,GeO2对应峰值的位置没有峰出现,而只 是在 1217. 2eV, Ge<sup>0</sup> 对应的峰值位置有峰出现, 表 明在界面附近无 Ge-O 键出现,在整个氧化过程中 Ge 元素未参与氧化,故无 GeO2 生成.Ge 的氧化受 到完全的抑制主要有两方面的原因:第一,相对生成 GeO2,SiO2具有更负的吉布斯生成自由能<sup>[8]</sup>,所以 氧更容易与 Si 结合生成 SiO2,而不是与 Ge 结合生 成 GeO<sub>2</sub>;第二,从扩散反应理论分析<sup>[9]</sup>可知,SiGe 氧化过程中生成 SiO<sub>2</sub> 还是生成(Si,Ge)O<sub>2</sub> 或 SiO<sub>2</sub>-GeO2 等混合生成物取决于氧气的摩尔量和 Si,Ge 的摩尔量之间的竞争.在本实验中,Si盖帽层在氧 化反应的初期阶段能够提供充分的 Si 原子与氧气 反应生成 SiO<sub>2</sub>,当氧气到达 SiGe 表面时,由于生成  $SiO_2$  减弱了  $O_2$  的流量密度, SiGe 中的 Si 原子仍然 能够满足与到来的 O2 生成 SiO2, 所以 Ge 原子的氧 化几乎完全得到了抑制.

图 3 是 SGOI 材料的剖面透射电镜照片,Ge 元 素分布由 X 射线能谱获得.结果显示 SOI 的顶层 30nm 的 Si 以及原来的 SiGe 层已经完全转变成新 的 95nm 的 SiGe 层,由于 Si 原子和 Ge 原子的互扩 散,SiGe 层中 Ge 的分布相当均匀.SiGe 层中清晰 的晶格表明挤压进来的 Ge 原子均处于原来 Si 单晶 的晶格位置,视野中无位错.根据 X 射线能谱,可以 知道 SiGe 层 Ge 的浓度大约为  $x = 0.18 \pm 0.01$ .根 据公式  $x = x_0 (T_i/T_f)$ 知,SiGe 层中 Ge 的浓度大 约为 0.19,大致与测量结果相当.( $x_0$  为氧化前 SiGe 层中 Ge 的浓度; $T_i$  为氧化前 SiGe 层厚度; $T_f$ 为 SGOI 的 SiGe 层厚度).测量结果与计算结果对 照表明,Ge 原子几乎完全浓缩到 SiGe 层中,Ge 元



素在氧化过程中的损失得到了抑制.

图 3 (a)改进型 Ge 浓缩技术制备 SGOI 材料的高分辨透射 电镜照片;(b)由 X 射线能谱获得的 Ge 元素分布 Fig. 3 (a) High-resolution TEM images of the fabri-

cated SGOI structure; (b) Ge profiles across the layer measured by EDS

图 4 是样品的高分辨 X 射线衍射谱.未氧化的 样品经过退火,由于 SOI 可以作为"容忍型"衬底, 所以 SiGe 中的应力可以释放,退火后得到弛豫的 SiGe.在图 4(a)中,该弛豫 SiGe 的衍射峰在 34.18° 的位置,而且峰相当狭窄,说明 SiGe 具有高的晶体 质量.在经过 1h 氧化的样品中,由于 SiGe 中 Ge 的 元素分布有少量的梯度存在,所以其衍射峰有些宽 化.但是,由于该 SiGe 材料的 Ge 浓度与未氧化样 品一致,同时二者峰位几乎在同一位置,因此和前者 类似,氧化 1h 的样品的应力得到了充分释放,获得 了完全弛豫的 SGOI 材料.

顶层 SiO<sub>2</sub> 用 HF 溶液腐蚀后,原子力显微镜 (AFM)用来表征 SGOI 材料的表面形貌(见图 5).通 常 Si 上外延的 SiGe 层由于应力释放会导致位错,在 表面形貌上会有 cross-hatch<sup>[12]</sup>.但是,本文获得的 SGOI 材料的 AFM 结果中无此现象,表明 SiGe 层中 应力释放过程没有引入位错.其表面粗糙度约为 1.5nm,远小于通常 Si 上面外延的 SiGe 薄膜(~



图 4 两种样品的高分辨 X 射线衍射图 (a)经过 1000°C 退 火 20min 未经氧化的样品;(b) 1150°C,氧气气氛中氧化 1h 的 样品

Fig. 4 High resolution XRD symmetric (004) scan for the sample after annealing at  $1000^{\circ}$ C for 20min without oxidation (a) and 1h oxidation at  $1150^{\circ}$ C (b)



图 5 SGOI 材料的 AFM 照片(无顶层 SiO<sub>2</sub>) Fig.5 AFM image of the SGOI layer surface (with HF etching) The RMS roughness is estimated to be  $\sim$ 1.5nm.

10 nm)<sup>[13]</sup>.

SiGe 层中的应力释放可以通过喇曼光谱(Raman)来检测,如图 6 所示. I, II, II和 IV 峰分别对 应于 Si 衬底中 Si-Si, SiGe 层中 Si-Si, SiGe 层中 Si-Ge 振动模式和 SiGe 层中 Ge-Ge 振动模式,所以这 些振动模式对应的峰位均与其 SiGe 中 Ge 的浓度 和所受的应力有关.研究已经表明,对于 Ge 百分浓 度  $x \leq 0.2$ ,无论是应变 SiGe 还是弛豫 SiGe,其 Si-Si 振动模式的峰值位置均与 Ge 的百分浓度存在线



图 6 SGOI 材料的 Raman 光谱

Fig. 6 Raman spectrum acquired from the fabricated SGOI structure

性关系. 计算过程利用了 Perry 提出的线性方程<sup>[14]</sup>:

$$\Delta_{p.a.} = 69.0 x (cm^{-1}), \quad 完全弛豫$$
  
 $\Delta_{s.l.} = 36.0 x (cm^{-1}), \quad 完全应变$  (1)

其中  $\Delta_{p.a.}$  是弛豫 SiGe 对应的 Si-Si 振动模式的 Raman 峰值位置相对于 Si 衬底的漂移; $\Delta_{s.l.}$  是应变 SiGe 对应的 Si-Si 振动模式的 Raman 峰值位置相 对于 Si 衬底的漂移.将实验所测的 Si-Si 振动模式 的 Raman 峰值位置相对于 Si 衬底的漂移( $\Delta_{exp}$ )与 他们比较,可以得到应力比率 S:

$$S = \frac{\Delta_{\text{p.a.}} - \Delta_{\text{exp}}}{\Delta_{\text{p.a.}} - \Delta_{\text{s.l.}}}$$
(2)

从图 6 中可以计算出 S 约为 5%,说明 SiGe 层 中的应力得到释放,高温氧化以后获得了弛豫的 SGOI 材料.该应力释放可以通过 SiGe 层在"容忍 型衬底"上横向拓展的动力学模型解释<sup>[15]</sup>.SiGe 层 中承受的压应力是使 SiGe 晶格发生弛豫的驱动力, 同时 SiO₂ 在温度超过 1000℃ 的情况下会变得粘 滞,该压应力可以克服 SiGe 层和埋层 SiO₂ 之间的 附着力,从而 SiGe 层可以在埋层 SiO₂ 上滑移来释 放其压应力而不需要在其中引入位错<sup>[16]</sup>.

## 4 结论

综上所述,通过氧化 Si/SiGe/Si 三明治结构可 以成功制备出应力释放的 SGOI 材料.Si 盖帽层有 助于抑制 Ge 通过 GeO,(Si,Ge)O<sub>2</sub> 或 SiO<sub>2</sub>-GeO<sub>2</sub> 等混合生成物损失.喇曼结果显示 SiGe 层的应力得 到了绝大部分的释放,该现象可以通过 SiGe 层在 "容忍型衬底"上横向拓展的动力学模型来解释.该 改进技术有希望用于未来的弛豫 SGOI 材料的制备,从而走向应变 Si 应用领域.

#### 参考文献

- [1] Nayak D K, Woo J C S, Park J S, et al. High-mobility p-channel metal-oxide-semiconductor field-effect transistor on strained Si. Appl Phys Lett, 1993, 62:2853
- [2] Welser J, Hoyt J L, Takagi S, et al. Strain dependence of the performance enhancement in strained-Si n-MOSFETs. Tech Dig-Int Electron Devices Meet, 1994;373
- [3] Mizuno T, Takagi S, Sugiyama N, et al. Electron and hole mobility enhancement in strained-Si MOSFET's on SiGe-oninsulator substrates fabricated by SIMOX technology. IEEE Electron Device Lett, 2000, 21:230
- [4] Ismail K. Si / SiGe high-speed field-effect transistors. Tech Dig Int Electron Devices Meet,1995;509
- [5] Yin H, Huang R, Hobart K D, et al. Strain relaxation of SiGe islands on compliant oxide. J Appl Phys, 2002, 91:9716
- [6] Tezuka T, Sugiyama N, Takagi S. Dislocation free relaxed SiGe-on-insulator mesa structures fabricated by high-temperature oxidation. J Appl Phys, 2003, 94:7553
- [7] Tezuka T, Sugiyama N, Takagi S, et al. Dislocation-free formation of relaxed SiGe-on-insulator layers. Appl Phys Lett, 2002,80:3560
- [8] Barin I, Knacke O. Thermochemical properties of inorganic substances. Berlin: Spinger, 1973
- [9] Kilpatrick S J.Jaccodine R J. Thompson P E. A diffusional model for the oxidation behavior of Si<sub>1-x</sub> Ge<sub>x</sub> alloys. J Appl Phys, 1997, 81:8018
- [10] Luo Guangli, Lin Xiaofeng, Liu Zhinong, et al. Growth of full relaxed Si<sub>0.83</sub> Ge<sub>0.17</sub> layer free of dislocations by UHV/ CVD system. Chinese Journal of Semiconductors, 2000, 21 (7):682(in Chinese)[罗广礼,林小峰,刘志农,等.弛豫 SiGe 外延层的 UHV/CVD 生长.半导体学报,2000,21(7):682]
- [11] Moulder J F, Stickle W F, Sobol P E, et al. Handbook of Xray photoelectron spectroscopy. Perkin-Elmer: Eden Prairie, MN, 1992
- [12] Fitzgerald E A, Samavedam S B, Xie Y H, et al. A influence of strain on semiconductor thin film epitaxy. J Vol Sci Technol A, 1997, 15:1048
- [13] Currie M T, Leitz C W, Langdo T A, et al. Carrier mobilities and process stability of strained Si n- and p-MOSFETs on SiGe virtual substrates. J Vac Sci Technol B, 2001, 19:2268
- [14] Tsang J C, Mooney P M, Dacol F, et al. Measurements of alloy composition and strain in thin Ge<sub>x</sub>Si<sub>1-x</sub> layers. J Appl Phys, 1994, 75:8098
- [15] Luo Y H, Liu J L, Jin G, et al. Effective compliant substrate for low-dislocation relaxed SiGe growth. Appl Phys Lett, 2001,78,1219
- [16] Yin H, Hobart K D, Kub F J, et al. High-germanium-content SiGe islands formed on compliant oxide by SiGe oxidation. Appl Phys Lett, 2004 84:3624

## Mechanism in SiGe-on-Insulator Fabricated by Modified Ge-Condensation Technique

Zhang Miao<sup>1,†</sup>, Di Zengfeng<sup>1</sup>, Liu Weili<sup>1</sup>, Luo Suhua<sup>1</sup>, Song Zhitang<sup>1</sup>, Chu Paul K<sup>2</sup>, and Lin Chenglu<sup>1</sup>

(1 Research Center of Semiconductor Functional Film Engineering Technology, State Key Laboratory of Functional Materials for Informatics, Shanghai Institute of Microsystem and Information Technology, Chinese Academy of Sciences, Shanghai 200050, China)

(2 Department of Physics and Material Science, City University of Hong Kong, Hong Kong, China)

Abstract: An improved technique is demonstrated to fabricate silicon-germanium on insulator (SGOI) starting with a sandwiched structure of Si/SiGe/Si. After oxidation and successive annealing of the sandwiched structure, a relaxed SGOI structure with 18% Ge fraction is produced. The results indicate that the added Si cap layer is advantageous in suppressing Ge loss at the initial stage of SiGe oxidation and the subsequent annealing process homogenizes the Ge fraction. Raman measurements reveal that the strain in the SiGe layer is fully relaxed at high oxidation temperature ( $\sim 1150^{\circ}$ C) without generating any threading dislocations and crosshatch patterns, which generally exist in the relaxed SiGe layer on bulk Si substrate.

Key words: SiGe-on-insulator; oxidation; diffusion PACC: 7340T; 8160; 6630J Article ID: 0253-4177(2006)\$0-0252-05

<sup>†</sup> Corresponding author. Email: mzhang@simgui.com.cn Received 11 October 2005, revised manuscript received 23 December 2005