Chin. J. Semicond. > 2005, Volume 26 > Issue 1 > 176-179

CONTENTS

一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用

徐勇 , 王志功 , 李智群 and 熊明珍

PDF

Abstract: 提出了一种零中频两次变频802.11a接收机频率合成方案,降低电路功耗的同时,提高了电路可靠性.改进了双模预分频器的结构,提出了一种新型集成“或”逻辑的SCL结构D锁存器.采用0.18μm数模混合CMOS工艺投片测试表明,双模预分频器在1.8V电源下功耗仅5.76mW(1.8V×3.2mA),RMS抖动小于1%.

  • Search

    Advanced Search >>

    Article Metrics

    Article views: 2474 Times PDF downloads: 2287 Times Cited by: 0 Times

    History

    Received: 19 August 2015 Revised: Online: Published: 01 January 2005

    Catalog

      Email This Article

      User name:
      Email:*请输入正确邮箱
      Code:*验证码错误
      一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用[J]. Journal of Semiconductors, 2005, In Press. 一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用[J]. Chin. J. Semicond., 2005, 26(1): 176.Export: BibTex EndNote
      Citation:
      一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用[J]. Journal of Semiconductors, 2005, In Press.

      一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用[J]. Chin. J. Semicond., 2005, 26(1): 176.
      Export: BibTex EndNote

      一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用

      • Received Date: 2015-08-19

      Catalog

        /

        DownLoad:  Full-Size Img  PowerPoint
        Return
        Return